PLL102S PLLクロック逓倍器
低周波クロックを9~135倍して1M~10MHzに逓倍します、PLL技術で入出力クロックは低ジッタで同期!【カスタム仕様対応】
本器は入力クロックを逓倍する周波数逓倍器です。 出力周波数が1MHz~10MHz という条件内で、9倍から135倍までを設定できます。 入力クロックに同期して周波数を逓倍したクロックが必要な時に役立ちます。 当社では低雑音回路、アナログ回路、フィルタ回路、信号処理回路、回路設計のカスタム受託開発を行っています、お気軽にお問合せください。 ※下記「PDFダウンロード」より、取扱説明書をご覧頂けます。
- 企業:株式会社インターマインド
- 価格:10万円 ~ 50万円