FPGAロジック領域のみで動作するマスタースタックIPコアを開発
『EtherCAT FPGA IPコア版 Master』は、 100μsec以下の高速な周期通信が可能なソフトウェアです。 主に、ETG.1500 classB準拠機能・ケーブル冗長性機能・DC機能などの マスター機能を搭載しております。 ご要望の際はお気軽にご相談ください。 【特長】 ■ジッター25nsec程度の安定した通信間隔 ■CPU領域はOSレベルから自由に設計可能 ■IPコアの提供で、お客様の設計基板でも動作可能 ※詳しくはPDFをダウンロードして頂くか、お気軽にお問い合わせ下さい。
この製品へのお問い合わせ
基本情報
【その他EtherCAT Masterラインアップ】 ■ARM CPU版 Master ■ARM CPU&FPGA版 Master ※詳しくはPDFをダウンロードして頂くか、お気軽にお問い合わせ下さい。
価格帯
納期
用途/実績例
※詳しくはPDFをダウンロードして頂くか、お気軽にお問い合わせ下さい。
カタログ(1)
カタログをまとめてダウンロード企業情報
株式会社ケイエスジェイは、30年以上に亘り、産業機器向けの組込基板の受託開発と製品供給を行ってきました。供給基板においては、各種信頼性試験も自社内で行い、品質の確保を実現しております。 近年は、EtherCAT分野での開発に特に注力しており、自社製作のEtherCAT masterスタック、そのFPGA化、また自社製マスターボード、などを開発し、国内海外を通じて、多くのお客様との開発・取引を行っております。