FPGA用IPコア「e7XgEther」
Xilinx GTXトランシーバを用いたSFP+インターフェースに対応した10G Ethernet MAC IPコアです。
・フレーム検出、CRC処理、MACアドレスマッチングを実装 ・e7udp/tcpipコアと組み合わせて、ネットワーク処理をフルロジック実装
- 企業:株式会社イーツリーズ・ジャパン
- 価格:応相談
更新日: 集計期間:2025年03月26日~2025年04月22日
※当サイトの各ページの閲覧回数を元に算出したランキングです。
1~12 件を表示 / 全 12 件
Xilinx GTXトランシーバを用いたSFP+インターフェースに対応した10G Ethernet MAC IPコアです。
・フレーム検出、CRC処理、MACアドレスマッチングを実装 ・e7udp/tcpipコアと組み合わせて、ネットワーク処理をフルロジック実装
CPUレスの純ハードロジックで10Gbps UDP通信機能を実現!
【UDP10G IPコア】は、UDP送受信処理を、CPUレスの純ハードロジックのみで実装可能とした画期的なソリューションです。高速同時送受信にも対応します。ブロードキャストや低レイテンシを要求するネットワークアプリケーション製品開発の短縮に役立てることができます。 また、Xilinx/Intel社製FPGA評価ボード用デモファイルを準備しておりますので、購入前に本コアを実機で評価・お試し頂けます。
IEEE1588-2008 PTP 時刻同期ソリューションをIPコアで提供。 イーサネット(LAN)上の機器をナノ秒単位で同期
Oregano Systems社ではIEEE1588-2008 Precision time Protocol準拠のタイミング同期ソリューションをIP COREで提供します。 外部CPUへのシリアル接続用syn1588 Clock_S、パラレル接続用syn1588 Clock_M等、ネットリスト又はソースコードで提供します。 Ethernet上でns単位の同期が可能となります。 2016年夏から802.1ASをサポートします。
ネットワークのパケット損失やオーダリングに対応するIPコア!
『IP_SMPTE2022_Video』は、SMPTE2022-5/6/7に準拠した IPコアです。 3G/HDの20bitパラレルデータの複数ポート入力、または出力ができます。 また、回線側の変更が可能。 10GbE/25GbE/40GbE(10GbE×4)/100GbE(25GbE×4)などに 対応できます。 【特長】 ■SMPTE2022-5-2007に準拠したFECによる誤り訂正機能 ■MAC/IP/UDP/RTPフィルタリング ■IPv4およびIPv6の対応が可能 ■ARPの搭載が可能 ■SMPTE2022-7(Hitless対応)に準拠したヒットレス対応が可能 ※詳しくはPDFをダウンロードして頂くか、お気軽にお問い合わせ下さい。
CPUレスの純ハードロジックでTCP/IP通信機能が実装できます!
【TCPオフローディングエンジンIPコア (TOE1G-IP) 】は、従来高価なハイエンドCPUを必要とされた複雑なTCP送受信処理を、CPUレスの純ハードロジックのみで実装可能とした画期的なソリューションです。 Xilinx/Altera社のFPGAに対応したリファレンスデザインをコア製品に標準添付しており、製品開発の短縮に役立てることができます。
CPUレスの純ハードロジックで10倍速10GbE TCP/IP通信機能を実現!
【10GbE TCPオフローディングエンジンIPコア (TOE10G-IP) 】は、従来高価なハイエンドCPUを必要とされた複雑なTCP送受信処理を、CPUレスの純ハードロジックのみで実装可能とした画期的なソリューションです。 Xilinx/Intel社のFPGAに対応したリファレンスデザインをコア製品に標準添付しており、製品開発の短縮に役立てることができます。
CPUレスの純ハードロジックで40倍速10GbE TCP/IP通信機能を実現!
【40GbE TCPオフローディングエンジンIPコア (TOE40G-IP) 】は、従来高価なハイエンドCPUを必要とされた複雑なTCP送受信処理を、CPUレスの純ハードロジックのみで実装可能とした画期的なソリューションです。 Xilinx/Intel社のFPGAに対応したリファレンスデザインをコア製品に標準添付しており、製品開発の短縮に役立てることができます。
CPUレスの純ハードロジックで25G TCP/IP通信機能を実現!
【25GbE TCPオフローディングエンジンIPコア (TOE25G-IP) 】は、従来高価なハイエンドCPUを必要とされた複雑なTCP送受信処理を、CPUレスの純ハードロジックのみで実装可能とした画期的なソリューションです。 Xilinx/Intel社のFPGAに対応したリファレンスデザインをコア製品に標準添付しており、製品開発の短縮に役立てることができます。 シングルチャネルで従来の10Gから2.5倍となる、25Gのパフォーマンスと帯域を提供します。これにより、消費電力とギガビットあたりのコストを大幅に削減します。
有線・無線や水中などのさまざまな媒体で通信可能な半導体IPコア!高速化、長距離化、省線化などを実現する国際標準技術です。
『Nessum IPコア』は、既設のメタル線(制御線、同軸線、電力線など)で使える有線通信と 近距離無線通信の両方を実現する国際標準規格IEEE P1901c v1.0準拠の半導体IPコアです。 最大物理速度250Mbpsの標準モードをベースに、利用周波数帯域を32分割まで狭帯域化、 または4倍まで広帯域化することで、通信の長距離化や高速化が可能です。 【特長】 ■ 長距離化、高速化、省線化などが可能 ■ 最大1024ノードの広域ネットワーク化に対応 ■ IEEE、ITU-Tなど国際標準規格に対応 ■ 用途に合わせた機能選択により、省リソース化対応可能 ■ Nessumテストサイトで互換認証や性能評価の環境を提供 詳しくはPDF資料をご覧いただくか、お気軽にお問い合わせ下さい。
e7UDPIP IPコアは、イーサネットMAC層、IP層、UDP層をFPGA上のロジックで処理するソフトマクロです。
e7 UDP/IP IPコアは,EthernetのMAC層、IP層およびUDP層を取り扱うFPGA上に合成可能なIPコアです。 1GbE版を使用する場合、FPGAからパソコンへの高速なデータ転送(最大957.1Mbps)を可能にします。ユーザロジックとIPコアは、ハンドシェイクプロトコルのインターフェイスで簡単に接続できます。 10/100MbE版、1GbE版、10GbE版があります。
ZigBee、Bluetooth、またはWiFiセンサーデバイスのインターネット接続にブリッジできます!
『AndesCore N10』は、民生用メディアプレーヤーやスマートグラスから、 タッチパネル、モーター制御、電源管理に至るまでのアプリケーションに 好適なIPコアです。 5段のパイプラインを備え、800MHzを超えるクロック周波数で動作し、 自動車用電子機器や産業用制御に十分な性能を提供。 また、I/Dキャッシュまたはローカルメモリオプションを付属しているため、 コアをネットワークまたは通信アプリケーションでより効率的に実行できます。 【仕様】 ■高速なコードおよびデータアクセス用のキャッシュ ■コードとデータアクセスするためのローカルメモリ ■IEEE754準拠のFPUコープロセッサー ■セキュアなRTOS用のメモリ保護ユニット(MPU) ■Linux用メモリ管理ユニット(MMU) ※詳しくは関連リンクをご覧いただくか、お気軽にお問い合わせください。
12Kゲートまで小さくすることが可能!8051やその他の8ビットプロセッサコアの理想的な代替品となります
『AndesCore N7』は、タッチスクリーン、ストレージ、モバイルデバイス、 センサーのような低消費電力が必要な、またloTデバイスのような ネットワーク接続が必要なコントローラーに対応するIPコアです。 N7の超低消費電力および小さい回路規模は、パフォーマンスに制約のある SOC設計用に作成。 FlashFetchテクノロジーは、電力を追加消費することなく、レイテンシの高い フラッシュメモリのパフォーマンスを向上させることができます。 【仕様】 ■8/16ビットMCUから完全な32ビット環境へのシームレスな移行 ■バッテリー寿命を延ばすための低消費電力 ■少ないゲート数と高いコード密度の小さなフットプリント ■FlashFetchテクノロジーによるFlashアクセスの高速化と電力削減 ※詳しくは関連リンクをご覧いただくか、お気軽にお問い合わせください。