CPUレスの純ハードロジックでTCP/IP通信機能が実装できます!
【TCPオフローディングエンジンIPコア (TOE1G-IP) 】は、従来高価なハイエンドCPUを必要とされた複雑なTCP送受信処理を、CPUレスの純ハードロジックのみで実装可能とした画期的なソリューションです。 Xilinx/Altera社のFPGAに対応したリファレンスデザインをコア製品に標準添付しており、製品開発の短縮に役立てることができます。
この製品へのお問い合わせ
基本情報
■TCPの同時送受信(Full Duplex)に対応 ■純ハードワイヤードのTCP/IPプロトコル・スタック ■送受信処理を完全にハードウエア化したためCPUレスのシステム構築が可能 ■サーバおよびクライアントの両モード(Passive / Activeオープン / クローズ)をサポート ■ジャンボフレームに対応 ■送受信のバッファサイズが設定可能 ■使いやすいインタフェース(データI/FはFIFOタイプ、制御I/Fはレジスタタイプ) ■IPv4に対応 ■送信ウインドウサイズは4kbyte~64kbyteに対応(FPGA内部BRAMを使用) ■Xilinx/Altera評価ボードで購入前のコア実機評価が可能 ■実機動作するリファレンス・プロジェクトを製品に同梱、コア以外は全てソースコードで提供 ■実機評価用PCの貸出対応 ■安心の国内サポート
価格帯
納期
~ 1週間
用途/実績例
TOE1G-IPコアは、映像やストレージなどの大量のデータを高速に転送するアプリケーションに最適なソリューションです。 (応用例) ■NAS(ネットワーク接続ストレージ) ■イーサネットカメラ
詳細情報
-
TOE1G-IP パフォーマンス 単一方向のみの半二重通信では、非ジャンボフレームでも高いスループットを達成、全二重双方向通信でもパフォーマンスはほとんど低下しません!
ラインアップ(6)
型番 | 概要 |
---|---|
TOE1G-IP-KT7 | Kintex-7対応TOE1G-IP |
TOE1G-IP-VT7 | Virtex-7対応TOE1G-IP |
TOE1G-IP-ZQ7 | Zynq-7000対応TOE1G-IP |
TOE1G-IP-AT7 | Artix-7対応TOE1G-IP |
TOE1G-IP-S4 | Stratix IV対応TOE1G-IP |
TOE1G-IP-A5 | Arria V 対応TOE1G-IP |
カタログ(3)
カタログをまとめてダウンロード企業情報
デザインゲートウェイはFPGA業界に30年以上の実績を持つ、先進的なIPコアの開発および販売のパイオニアです。