ASICおよびFPGAデザインのリセット関連問題の解決
本紙では、ASICおよびFPGAデザインのリセット関連の問題、およびよく使用される安全なリセット実装についての設計手法の概要について解説します。さらにリセットドメインクロッシング効果とその影響を緩和する方法についても解説します。LINTツールは設計者にとって、リセットとリセットドメインクロッシング検証に役立ちます。
この製品へのお問い合わせ
基本情報
【掲載内容(抜粋)】 ■ASICおよびFPGAデザインにおけるリセットの実装 ■同期と非同期リセット ・非同期リセット ・同期リセット ■FPGAデザインでのパワーオンリセット ・リセット同期化のテクニック ・非同期リセットの同期化テクニック ・同期リセットの同期化テクニック ■マルチクロックデザインでのリセットシンクロナイザ ■リセットが無い記憶素子があるデザインのためのリセットテクニック ■リセットドメインクロッシング
価格情報
お問い合わせください
納期
用途/実績例
※詳しくはPDF資料をご覧いただくか、お気軽にお問い合わせ下さい
カタログ(1)
カタログをまとめてダウンロードこの製品に関するニュース(25)
企業情報
アルデック・ジャパン株式会社は、業界をリードするEDAツール・ベンダとして、革新的なデザイン作成、シミュレーション、検証ソリューションおよび多様な開発ボードをリリースし、大規模FPGA/ASIC/SoCや組み込みシステム・デザインの開発に採用されています。 当社の進出している分野は、通信、自動車、教育・研究機関、航空宇宙産業など多方面にわたります。 ご要望の際は、お気軽にお問い合わせください。