複雑なメモリセル構成不要!少ない製造コストで高性能の不揮発メモリを提供いたします
『TwinBit』は、標準ロジックプロセスで製造可能な不揮発メモリIPコアです。 0.18um世代から先端の16nm世代とその先まで、幅広いプロセスに対して 10万回以上の書き換えが可能。 従来のFlashメモリのような複雑なメモリセル構成を必要とせず、 少ない製造コストで高性能の不揮発メモリを提供いたします。 64bラッチタイプから2MByteのコード格納用メモリまで、 様々な不揮発メモリコア用途に合わせたカスタマイズも可能です。 【特長】 ■世界最小クラスのメモリセルサイズ ■高速、低電力読み出し動作 ■低電圧書込動作 ■テスト回路内蔵 ※詳しくはPDF資料をご覧いただくか、お気軽にお問い合わせ下さい。
この製品へのお問い合わせ
基本情報
【主な仕様】 ■対応プロセス:標準ロジックプロセス(マスク追加無し) ■プロセス世代:0.18um から16nm ■書き換え回数:10万回 ■メモリ容量:64bから2MByte ■メモリセル構成:2トランジスタ/セル ※詳しくはPDF資料をご覧いただくか、お気軽にお問い合わせ下さい。
価格帯
納期
用途/実績例
【アプリケーション】 ■アナログ・トリミング ■セキュリティー鍵格納 ■プログラム・コード格納 ※詳しくはPDF資料をご覧いただくか、お気軽にお問い合わせ下さい。
カタログ(1)
カタログをまとめてダウンロード企業情報
不揮発メモリIPのライセンス、設計上のデータベース 信頼性データ、設計サポート等を トータルパッケージとしてご提供いたします。 これらをお使い頂く事により、お客様は高度な システム設計を低コストかつ短納期で実現可能とするものです。 NSCoreは、シリコンの上に新たな価値創造を目指して さらなる開発を続けていきます。